EC3179
Curso Sistemas de adquisición
Universidad Simón Bolivar
- 1016:00Duration
- 72ShowMes
- 8Followers
EC3179: Clase 3. Introducción a los VCOs
- 8:51EC3179: Clase 3. Introducción a los VCOs8:51
- 16:46Ec3179-21d: Curva de derating16:46
- 15:38EC3179-21c: Resistencia térmica15:38
- 14:42EC3179-21b: Amplificador Clase C y D. Descripción cualitativa14:42
- 17:29EC3179-21a: Clase AB. Formas de onda17:29
- 12:59EC3179-20f: Clase AB. Introducción.12:59
- 6:19Ec3179-20e: Clase B. Minimizando zona muerta6:19
- 13:44Ec3179-20d: Clase B. Figura de mérito.13:44
- 13:02EC3179-20c: Clase B. Formas de onda13:02
- 15:04EC3179-20b: Clase B. El Push-Pull15:04
- 16:37EC3179-20a: Clase A acoplado con transformador16:37
- 16:37EC3179-20a: Clase A acoplado con transformador16:37
- 16:47EC3179-18d: Emisor común Clase A. Eficiencia y distorsión16:47
- 16:16EC3179-18c: Emisor común Clase A con carga activa16:16
- 18:15EC3179-18b: Clase A Seguidor de emisor. Formas de onda18:15
- 19:58EC3179-18a: Seguidor de emisor Clase A. Carga Activa19:58
- 8:32EC3179-17e: Seguidor de emisor Clase A8:32
- 18:11EC3179-17d: Amplificadores de potencia. introducción18:11
- 12:36EC3179-17c: FANOUT y retardo de propagación12:36
- 18:08EC3179-17b: Márgenes de ruido18:08
- 11:35EC3179-17a: Circuitos lógicos CMOS11:35
- 7:55EC3170-16g: Circuito NAND CMOS7:55
- 12:05EC3179-16f: Circuito NOR CMOS12:05
- 5:02EC3179-16e: Circuitos lógicos combinacionales5:02
- 13:31EC3179-16d: Compuerta NAND NMOS13:31
- 14:54EC3179-16c: Compuertas NOR NMOS14:54
- 16:51EC3179-16b: Inversor CMOS (2)16:51
- 13:36EC3179-16a: Inversor CMOS (1)13:36
- 12:13EC3179-13d: inversor NMOS carga vaciamiento (2)12:13
- 12:59EC3179-13c: inversor NMOS carga vaciamiento (1)12:59
- 19:07EC3179-13b: Inversor NMOS con carga ensanchamiento (2)19:07
- 13:28EC3179-13a: Inversor NMOS con carga ensanchamiento13:28
- 16:33EC3179-12b: Familias lógicas. Introducción (2)16:33
- 8:18EC3179-12a: Familias lógicas. introducción (1)8:18
- 22:39EC3179-12d: Inversor lógico NMOS con carga resistiva22:39
- 12:27EC3179-12b: Familias lógicas. Características.12:27
- 16:24EC3179-11c: Conversor A/D por redistribución de carga16:24
- 12:33EC3179-11b: Conversor A/D Flash12:33
- 15:09EC3179-11a: Conversor A/D de doble pendiente15:09
- 20:17EC3179-9e: Conversor A/D por aprox sucesivas20:17
- 20:17EC3179-9e: Conversor A/D por aprox sucesivas20:17
- 20:17EC3179-9e: Conversor A/D por aprox sucesivas20:17
- 8:58EC3179-9d: Conversor A/D de realimentación8:58
- 15:23EC3179-9c: Conversores A/D Introducción15:23
- 7:58EC3179-9b: Conversor D/A R-2R Implantación (2)7:58
- 15:13EC3179-9a: Implementación D/A R-2R15:13
- 14:51EC3179-8d: Conversor D/A R-2R14:51
- 14:13EC3179-8c: Conversores DAC de resistencias ponderadas14:13
- 12:28EC3179-8b: Circuitos de S/H (2)12:28
- 13:04EC3179-8a: Circuitos de S/H13:04
- 19:46EC3179-7c: INA con tres operacionales19:46
- 12:57EC3179-7b: INA con dos Operacionales12:57
- 25:35EC3179-7a: INA con un Operacional25:35
- 5:04EC3179-6e: Resumen tipos de errores de medición5:04
- 16:39EC3179-6d: Midiendo con puente de Wheatstone16:39
- 13:59EC3179-6b: Cálculo del error de medición con potenciómetros13:59
- 12:11EC3179-6a: Efecto de carga en mediciones resistivas12:11
- 12:35EC3179-5b: Sensores resistivos con OpAmp12:35
- 17:14EC3179-5a: Mediciones por DEFLEXION con resistores17:14
- 13:27EC3179-4f: Respuesta en frecuencia del PLL13:27
- 10:19EC3179-6c Disminuyendo el error de medicin con potencimetros10:19
- 9:54EC3179-4e: PLL 565 y PLL 40469:54
- 13:44EC3179-4d: Introducción al PLL13:44
- 17:33EC3179-4c: Detectores de fase digitales17:33
- 16:35EC3179-4b: Operación del detector lineal de fase16:35
- 14:25EC3179-4a: Introducción a detectores lineales de fase14:25
- 12:05EC3179-3g: VCO usando un PUT12:05
- 9:13EC3179-3f: VCO usando el 40469:13
- 8:22EC3179-3e: VCO usando 5558:22
- 11:36EC3179-3d: VCO de relajación con multiplicador11:36
- 17:00EC3179-3c: VCO de relajación, generador de onda triangular17:00
- 8:26EC3179-3b: Osciladores VCOs armónicos8:26
Share Course by Email